Главная » 2015»Июнь»25 » VHDL. Эффективное использование при проектировании цифровых систем
04:21
VHDL. Эффективное использование при проектировании цифровых систем
VHDL. Эффективное использование при проектировании цифровых систем — Рассматриваются наиболее распространенные на практике пакеты STD_LOGIC_1164, NUMERIC_STD, EXEMPLAR_1164, TEXTIO, STD_LOGIC_TEXTIO, VITAL языка VHDL и их использование при проектировании цифровых систем на элементной базе сверхбольших интегральных схем, в том числе базовых матричных кристаллов. Приведены примеры и маршруты проектирования с использованием системы ModelSim моделирования и системы LeonardoSpectrum синтеза логических схем по алгоритмическим VHDL-описаниям цифровых систем. Предназначена для специалистов, занимающихся проектированием цифровых систем и знакомых с основными элементами языка VHDL, может быть полезна студентам и аспирантам, изучающим язык VHDL и его применение в системах автоматизированного проектирования.
Название: VHDL. Эффективное использование при проектировании цифровых систем Автор: Бибило П. Н., Авдеев Н. А. Издательство: Солон-Пресс Год: 2006 Страниц: 344 Формат: PDF Размер: 24,9 МБ ISBN: 5-98003-293-2 Качество: Отличное Серия или Выпуск: Системы проектирования Язык: Русский
Содержание:
Предисловие 1. Моделирование и синтез цифровых систем с использованием языка VHDL 1.1. Системы моделирования и синтеза. Использование VВDL-пакетов 1.2. Библиотека синтеза БМК 2. Пакет STANDARD 2.1. Назначение и общая характеристика пакета 2.2. Описание средств пакета 2.3. Синтезируемость конструкций пакета 3. Пакет STD_LOGIC_1164 3.1. Назначение и общая характеристика пакета 3.2. Разрешающие функции 3.3. Многозначный логический тип 3.4. Логические операции и функции 3.5. Кодирование типов данных при синтезе 3.6. Синтезируемость конструкций пакета 3.7. Использование неопределенных состояний don't care 4. Пакет NUMERIC_STD 4.1. Назначение и общая характеристика пакета 4.2. Функции изменения типа размерности 4.3. Логические операции 44. Операции сдвига и сравнения 4.5. Арифметические операции 4.6. Синтезируемость конструкций пакета 5. Пакет EXEMPLAH 5.1. Назначение и общая характеристика пакета 5.2. Использование атрибутов пакета при синтезе 5.3. Функции и процедуры пакета 5.4. Синтез схем с учетом нагрузочных способностей 6. Моделирование логических схем с использованием пакетов библиотеки VITAL 6.1. Назначение пакетов библиотеки YIТAL 6.2. Создание VIТАL-библиотекисинтеза 6.3. Синтез логической схемы 6.4. Моделирование логической схемы 7. Пакеты TEXTIO, STD_LOGIC_TEXTIO 7.1. Назначение пакетов 7.2. Типы и процедуры пакетов 7.3. Использование средств пакетов при моделировании 8. Использование VНDL-пакетов в маршруте проектирования БМК 8.1. Пример проектирования арифметико-логического устройства 8.2. Комбинированные маршруты проектирования 8.3. Результаты: экспериментов Список литературы